LDO選擇4個(gè)要素:壓差、噪聲、靜態(tài)電流、共模抑制比。
僅僅從省電來說,主要看靜態(tài)電流,有的LDO靜態(tài)電流很小,1UA左右,就是LDO工作時(shí),自身的耗電,這個(gè)參數(shù)在省電中很關(guān)鍵,越小肯定越好,但不可能為0,LDO的耗電有兩個(gè)指標(biāo):一個(gè)為靜態(tài)電流,一個(gè)為SET_OFF電流,要區(qū)分哦??!還有壓差,這個(gè)好理解,壓差為0就是很理想的LDO。
我現(xiàn)在用的是S-1206系列,日本的,用日貨,沒有辦法,SOT23,路過的朋友介紹一個(gè)國貨給我,質(zhì)量要好的,還有R1180X系列,好像也是日本的。以上都是5ua以下的IQ值。
但是做RF的LDO,就需要考慮:噪聲抑制了,因?yàn)镽F這玩意對噪聲的敏感度太高了。LDO選擇4個(gè)要素
電源抑制比PSRR (Power supply ripple rejection ratio))是反映輸出和輸入頻率相同的條件下,LDO輸出對輸入紋波抑制能力的交流參數(shù)。和噪聲(Noise)不同,噪聲通常是指在10Hz至100kHz頻率范圍內(nèi),LDO在一定輸入電壓下其輸出電壓噪聲的均方值(RMS),PSRR的單位是dB,公式如下:PSRR=20 log(△vin/△vout)
電源影響信號路徑性能
并不意外的是,電源影響模擬信號完整性,這*終會(huì)影響整體的系統(tǒng)性能。提高信號路徑性能的一種簡單方法是選擇正確的電源。在選擇電源時(shí),影響模擬信號路徑性能的一個(gè)關(guān)鍵參數(shù)是電源線上的噪聲或紋波。電源線上的噪聲或紋波可以耦合到運(yùn)算放大器的輸出中,增加鎖相環(huán)(PLL)或壓控振蕩器(VCO)的抖動(dòng),或者降低ADC的SNR。低噪聲和低紋波的電源還能改善信號路徑性能。LDO選擇4個(gè)要素
電源線上的噪聲或紋波的來源具有多樣性。在系統(tǒng)內(nèi)的高速數(shù)據(jù)和高頻信號本身會(huì)產(chǎn)生噪聲,PCB的印制線和連接線如果設(shè)計(jì)不當(dāng),可以形成發(fā)射天線的效應(yīng)。數(shù)字IC,例如微控制器和現(xiàn)場可編程門陣列(FPGA)以及復(fù)雜可編程邏輯器件(CPLD)具有很快的邊沿跳變速度,電流的大小變化很大,將產(chǎn)生電磁干擾輻射到系統(tǒng)中。IC硅片在內(nèi)部產(chǎn)生熱噪聲,這是由于在溫度高于**0攝氏度時(shí)分子的隨機(jī)運(yùn)動(dòng)和碰撞產(chǎn)生的。LDO選擇4個(gè)要素
有三種常用的方法來使信號路徑中的噪聲和紋波*?。悍浅W屑?xì)的系統(tǒng)PCB布局、恰當(dāng)?shù)碾娫磁月诽幚硪约罢_的電源選擇。盡管PCB的具體設(shè)計(jì)取決于系統(tǒng),但就一般而言,PCB的布局需要考慮包括正確的器件布局、使信號路徑連接線的長度*小以及采用實(shí)體的地等。
對電源軌進(jìn)行旁路處理是一種常用的方法,這種方法通常在模擬IC產(chǎn)品手冊中被推薦用于濾出噪聲。信號路徑IC可以具有分離的模擬、數(shù)字和PLL電源輸入,建議每個(gè)采用自己獨(dú)立的旁路處理。PLL電源和模擬電源對噪聲和紋波*敏感。旁路電容、阻容(RC)濾波器以及EMI抑制濾波器使進(jìn)入信號路徑的電源噪聲*小化。
正確的電源選擇可以降低對信號路徑IC的噪聲和紋波影響。在選擇一種電源時(shí),設(shè)計(jì)師首先在開關(guān)變換器和線性穩(wěn)壓器之間作一個(gè)基本選擇。開關(guān)轉(zhuǎn)換器提供較高的頻率,更高的頻率意味著較低的整體系統(tǒng)功耗。線性穩(wěn)壓器提供一種易于使用的解決方案,同時(shí)降低電源軌的噪聲/紋波。使用線性穩(wěn)壓器降低噪聲和紋波可以改善信號路徑性能。